Beckhoff EtherCAT IP Core for Xilinx FPGAs v3.00k Manuel d'utilisateur Page 44

  • Télécharger
  • Ajouter à mon manuel
  • Imprimer
  • Page
    / 144
  • Table des matières
  • MARQUE LIVRES
  • Noté. / 5. Basé sur avis des utilisateurs
Vue de la page 43
IP Core Usage
III-32 Slave Controller IP Core for Xilinx FPGAs
11. The tab "Ports" in the "System Assembly View" shows the connection signals. Connect the
EtherCAT IP Core to other IP and external FPGA pins.
Figure 11: EDK System Assembly View, Ports tab
Vue de la page 43
1 2 ... 39 40 41 42 43 44 45 46 47 48 49 ... 143 144

Commentaires sur ces manuels

Pas de commentaire